TP Modul IV

Menuju Akhir


TUGAS PENDAHULUAN
PERCOBAAN 1 KONDISI 5

1.    Kondisi (DAFTAR ISI)

Buatlah rangkaian seperti gambar percobaan 1 dengan menggunakan D flip flop dan output seven segment common katoda

2.    Gambar Rangkaian (DAFTAR ISI)

Gambar Rangkaian Sebelum Simulasi

Gambar Rangkaian Setelah Simulasi

3.    Video Rangkaian (DAFTAR ISI)

4.    Prinsip Kerja (DAFTAR ISI)

Pada rangkaian shift register ini terdapat tujuh buah SW-SPDT, empat buah D flip flop, satu buah decoder, satu buah seven segment untuk menampilkan angka keluaran, dan satu buah gerbang logika AND yang dihubungkan ke CLK.

Masing-masing input SET flip flop terhubung ke saklar SW1-SW4. Input reset terhubung secara parallel ke saklar SW7. SW6 terhubung ke input D pada D flip flop pertama dan input D berikutnya terhubung ke output flip flop sebelumnya. SW5 terhubung ke gerbang AND yang salah satu kakinya sudah dihubungkan ke clock sehingga output gerbang AND terhubung parallel ke masing masing input CLK pada flip flop. Keluaran pada masing-masing flip flop dihubungkan ke decoder 74LS48 dan ke seven segment.

Ketika set dan reset flip flop berlogika 1 dan inpu D berlogika 0 maka pada flip flop akan aktif bergeseran dari flip flop pertama hingga flip flop terakhir sesuai dengan perpindahan clock.

5.    Link Download (DAFTAR ISI)
Menuju Awal

0 komentar:

Posting Komentar