1.
Kondisi(DAFTAR ISI)
Buatlah rangkaian T flip flop seperti pada gambar pada percobaan 2 dengan ketentuan input B0=0, B1=1, B2=don’t care
2. Gambar Rangkaian(DAFTAR ISI)
3. Video Simulasi(DAFTAR ISI)
4.
Prinsip Kerja(DAFTAR ISI)
Pada rangkaian T flip flop dibuat menggunakan input J-K flip flop yang dihubungkan menjadi satu secara paralel ke Vcc. B0 dihubungkan ke input R, B1 dihubungkan ke input S, dan B2 dihubungkan ke CLOCK. Saat B0 yang berlogika 0 dihubungkan ke input R sehingga R aktif dan output pada Q’berlogika 1, dikarenakan terhubung ke ground (ACTIVE LOW). B1 yang berlogika 1 dihubungkan ke input S, sehingga S tidak aktif yang ditandai output Q yang berlogika 0 dikarenakan input S tidak terhubung ke ground. Ketika salah satu dari R dan S ada yang aktif membuat CLOCK tidak lagi berpengaruh. Sehingga kondisi ini dinamakan kondisi RESET.
0 komentar:
Posting Komentar