Laporan Akhir Modul IV

Menuju Akhir

Percobaan 1 

1.    Jurnal (DAFTAR ISI)

2.    Alat dan Bahan (DAFTAR ISI)
        a.       Module D’Lorenzo
        b.      Jumper

3.    Rangkaian Simulasi (DAFTAR ISI)

4.    Prinsip Kerja Rangkaian (DAFTAR ISI)

Terdapat 4 buah J-K flip flop dan satu gerbang logika AND 2 input 1 output yang inputnya dari clock dan satunya lagi terhubung ke saklar. Pada rangkaian ouput gerbang AND dihubungkan ke C1 masing masing flip flop. B3’-B6’masing masing dihubungkan ke SET flip flop dan B0 duhubungkan parallel ke RESET. Pada pin 1K flip flop pertama dihubungkan ke B1’dan 1K flip flip seterusnya dari output Q’pada flip flop sebelumnya. Pada pin 1J flip flop pertama dihubungkan ke B1 dan 1J flip flop seterusnya dari output Q pada flip flop sebelumnya.

Ketika diatur pada saklar sesuai jurnal maka, pada rangkaian akan terdapat kondisi SISO (Serial In Serial Out), SIPO (Serial In Paralel Out), PISO (Paralel In Serial Out), dan PIPO (Paralel In Paralel Out).

Contohnya, pada kondisi pertama pada jurnal B3-B6=0; B0,B2=1; B1=X. Ketika B1 diinputkan 1101 maka pada LED akan hidup bergeser atau secara seri dinamakan kondisi SISO.

5.    Video Rangkaian (DAFTAR ISI)

6.    Analisa (DAFTAR ISI)

1)      Analisa Output yang dihasilkan tiap tiap kondisi

Pada rangkaian percobaan 1 terdapat empat buah JK flip flop. Pin C1 terhubung ke gerbang logika AND yang sudah mendapat input dari sinyal clock dan B2. Reset terhubung ke B0, set flip flop pertama-terakhir masing-masing terhubung ke B3’-B6, J-K terhubung ke B1, B2 terhubung ke gerbang AND.

-          Kondisi 1

B3-B6=0; B0,B2=1; B1=X. Ketika B1 diatur 1101, maka akan terjadi kondisi SISO (Serial In Serial Out), karena pada output akan bergeseran pada tiap flip flop.

-          Kondisi 2

B3-B6=0; B0=1; B1=X; B2= ↓. Ketika B1 diinputkan 1101 lalu terakhir B2 diatur dari 1 ke 0, maka akan terjadi kondisi SIPO (Serial In Paralel Out) karena pada output akan hanya memiliki satu keluaran.

-          Kondisi 3

B3-B6=X; B1=0; B0,B2=1. Ketika B3-B6 diatur/diinput 1101, dan diberikan sekali clock maka akan terjadi kondisi PISO (Paralel In Serial Out) karena keluaran akan hidup bergeseran, dan hanya sekali input.

-          Kondisi 4

B3-B6=X; B1=1; B0,B2=0. Ketika B3-B6 diatur/ diinput 1101 dan diberikan sekali clock maka akan terjadi kondisi PIPO (Paralel In Paralel Output) karena pada keluaran/output hanya memiliki 1 keluaran dan juga sekali input data.

2)   Jika gerbang AND pada rangkaian di hapus, sumber clock dihubungkan langsung ke Flip flop, bandingkan output yang didapatkan

Pada rangkaian, gerbang AND memiliki dua input yaitu sinyal clock dan salah satu inputnya duhubungkkan ke saklar. Jadi ketika saklar diatur berlogika 1 maka output AND akan clock, namun saat saklar berlogika 0, maka output AND akan selalu berlogika 0. Ketika gerbang AND dihapus, maka pada pin C1 akan selalu clock, yang berakibat pada output hanya akan terjadi kondisi SISO, PISO karena AND pada rangkaian juga berfungsi untuk mematikan sinyal clock.

7.    Link Download (DAFTAR ISI)
        Download HTML
Menuju Awal

0 komentar:

Posting Komentar