Laporan Akhir Modul III

Menuju Akhir

Percobaan 3

1.    Jurnal (DAFTAR ISI)

2.    Alat dan Bahan (DAFTAR ISI)

a.    Module D’Lorenzo

b.    Jumper

3.    Rangkaian Simulasi (DAFTAR ISI)

4.    Prinsip Kerja Rangkaian (DAFTAR ISI)

Pada percobaan 2 ini menggunakan Module D’Lorenzo panel DL 2203S. Pada rangkaian menggunakan dua IC yang berbeda yaitu, 74192 dan 74193 yang inputnya terhubung ke saklar dan ouputnya ke LED pada module. 74192 dan 74193 terhubung secara parallel. Pada IC pin R/MR untuk mereset perhitungan, pin UP untuk counter agar menghitung naik dari kecil ke yang besar, pin DOWN untuk counter agar menghitung turun dari besar ke yang kecil, pin LOAD/PL untuk mematikan fungsi counter dan aktif saat berlogika 0.

Saklar S4-S7 terhubung berurutan ke input A-D dan keluaran QA-QD terhubung berurutan ke H0-H3. S0 terhubung ke R, S1 terhubung ke UP, S3 terhubung ke DOWN, S3 terhubung ke LOAD.

Ketika pin UP dihubungkan ke clock, pin DOWN=1, dan LOAD=1 maka pada IC 74192 akan counter up menghitung dari 0-9 dan IC 74193 akan counter up menghitung dari 0-15. Hal ini dikarenakan pin UP aktif saat UP dihubungkan ke clock dan DOWN berlogika 1 serta pada LOAD tidak aktif.

Ketika pin DOWN dihubungkan ke clock, pin UP=1, dan LOAD=1 maka pada IC 74192 akan counter down menghitung dari 9-0 dan IC 74193 akan counter down menghitung dari 15-0. Hal ini dikarenakan pin DOWN aktif saat DOWN dihubungkan ke clock dan UP berlogika 1 serta pada LOAD tidak aktif.

5.    Video Rangkaian (DAFTAR ISI)

6.    Analisa (DAFTAR ISI)

1)   Analisa output percobaan berdasarkan IC yang digunakan?

Pada percobaan 3, pada rangkaian terdapat dua buah IC yang dihubungkan secara parallel. Ketika pin UP disambungkan ke clock dan input DN diberi logika 1, maka pada 74193 akan menghitung dai 0-15 atau Synchronus Up Counter dan pada 74192 akan menghitung dari 0-9 atau Synchronus Up Counter. Ketika pin DN dihubungkan ke clock dan pada UP diberi logika 1 maka IC akan menghitung mundur atau down counter.

2)   Analisa hasil percobaan pada kondisi 3 dan 4?

Pada percobaan kondisi 3 dimana S0=0, S1=0, S2=0, S3=0 pada output tidak ada lampu yang menyala dikarenakan pada S3=0 yang terhubung ke input LOAD membuat fungsi counter pada UP dan DOWN tidak aktif.

Pada percobaan kondisi 4 dimana S0=0, S1=Clock terhubung ke input Up, S2=1 terubung ke input down, dan S3=1 terhubung ke input LOAD. Sehingga, pada kedua IC akan menghitung up counter. Hal ini dikarenakan LOAD tidak aktif, input UP terhubung ke clock dan DOWN diberi logika 1 yang membuat fungsi counter up aktif.

3)   Apa pengaruh gerbang OR pada rangkaian?

Gerbang logika OR terhubung ke input UP dan DN yang berfungsi untuk mengaktifkan/mematikan up atau down counter. Agar aktif, saklar dihubungkan ke ground sehingga saat di gerbang OR yang salah satu kakinya terhubung ke clock menjadi 01 atau 00 sehingga up atau down aktif.

7.    Link Download (DAFTAR ISI)

Menuju Awal

0 komentar:

Posting Komentar